当前位置:首页>> ADC时钟输入考虑

ADC时钟输入考虑

发布时间:2016-02-26作者:智汇张瑜

   为了充分发挥芯片的性能,应利用一个差分信号驱动ADC的采样时钟输入端(CLK+和CLK−)。  通常,应使用变压器或电容将该信号交流耦合到CLK+引脚和CLK−引脚内。 这两个引脚有内部偏置,无需其它偏置。

  高速、高分辨率ADC对时钟输入信号的质量非常敏感。为使高速ADC实现出色的信噪比(SNR),必须根据所需的输入频率认真考虑均方根(rms)时钟抖动。rms时钟抖动可能会限制SNR,哪怕性能最佳的ADC也不例外,输入频率较高时情况会更加严重。  在给定的输入频率(fA)下,仅由孔径抖动(tJ)造成的SNR下降计算公式如下:

  SNR = 20 × log10 (2 × π × fA × tJ)

  公式中,均方根孔径抖动表示所有抖动源(包括时钟输入信号、模拟输入信号和ADC孔径抖动)的均方根。 中频欠采样应用对抖动尤其敏感,如下图所示。  均方根时钟抖动相同时,若ADC的模拟输入频率提高到三倍,SNR会降低10dB。

  图中显示了不同均方根时钟抖动条件下受限于SNR的性能与输入频率的关系。  可注意到,随着输入频率提高,为了实现与较低输入频率下相同的SNR限值,需要降低均方根时钟抖动。  例如,均方根时钟抖动为200fs时,ADC在250MHz时的SNR性能限值为70dB,但1GHz输入信号要实现相同性能,均方根时钟抖动必须为50fs或更低。

理想信噪比与模拟输入频率和抖动的关系

  理想信噪比与模拟输入频率和抖动的关系

  当孔径抖动可能影响ADC的动态范围时,应将时钟输入信号视为模拟信号。 为避免在时钟信号内混入数字噪声,时钟驱动器电源应与ADC输出驱动器电源分离。  如果时钟信号来自其它类型的时钟源(通过门控、分频或其它方法),则应在最后对原始时钟进行重定时。

公司简介

宜科(天津)电子有限公司是中国工业自动化的领军企业,于2003年在天津投资成立,销售和服务网络覆盖全国。作为中国本土工业自动化产品的提供商和智能制造解决方案的供应商,宜科在汽车、汽车零部件、工程机械、机器人、食品制药、印刷包装、纺织机械、物流设备、电子制造等诸多领域占据领先地位。宜科为智慧工厂的整体规划实施提供自系统层、控制层、网络层到执行层自上而下的全系列服务,产品及解决方案涵盖但不局限于云平台、MES制造执行系统、工业现场总线、工业以太网、工业无线通讯、机器人及智能设备组成的自动化生产线、自动化电气控制系统集成、智能物流仓储系统等,以实现真正智能化的生产制造,从而带来生产力和生产效率的大幅提升,以及对生产灵活性和生产复杂性的管理能力的大幅提升。多年来,宜科以创新的技术、卓越的解决方案和产品坚持不懈地为中国制造业的发展提供全面支持,并以出众的品质和令人信赖的可靠性、领先的技术成就、不懈的创新追求,在业界独树一帜。帮助中国制造业转型升级,加速智能制造进程,成为中国工业4.0智慧工厂解决方案当之无愧的践行者。

更多详情>>

联系我们

  • 联系人:章清涛
  • 热线:18611695135
  • 电话:
  • 传真:
  • 邮箱:18210150532@139.com

Copyright © 2015 ilinki.net Inc. All rights reserved. 智汇工业版权所有

电话:010-62314658 邮箱:service@ilinki.net

主办单位:智汇万联(北京)信息技术有限公司

京ICP备15030148号-1